PCI9054性能分析及外部FIFO的扩充
PCI 总线是Intel公司推出的一种高性能局部总线,其数据总线为32位,且可扩展为64位,最大数据传输速率为132~264MB/s,是目前使用非常普遍的一种总线。因PCI协议比较复杂,较难掌握,故PCI总线扩展卡的开发校ISA总线等其它扩展卡难度大。PCI 9054芯片是一种能满足PCI V2.2协议,特别适用于PCI总线外设产品开发的PCI→本地总线I/O加速器芯片。
1 PCI 9054性能
PCI 9054是美国PLX公司生产的先进的PCI I/O加速器,其内部框图如图1所示。它采用了先进的PLX数据管道结构技术,是32Bit、33MHz的PCI总线主I/O加速器。
PCI9054主要特性如下:
·符合PCI V2.1,V2.2规范,包含PCI电源管理特性。
·支持VPD(Vital Product Data)的PCI扩展。
·支持PCI双地址周期,地址空间高达4GB。
具备I2O准备报文单元,完全兼容I2O V1.5规范。
·提供了两个独立的可编程DMA控制器,每个通道均支持块和Scatter/Gather的DMA方式,DMA通道0支持请求DMA方式。
·在PCI启动模式下,PCI 9054可插入类型1和类型2的配置周期。
·PCI←→Local Bus数据传送速率高达132MB/S。
·支持本地总线直接接口Motorola MPC850或MPC860系列、Intel i960系列、IBM PPC401系列及其它类似总线协议设备。
·本地总线速率高达50MHz;支持复用/非复用的32bit地址/数据;本地总线有三种模式;M模式、C模式和J械,可利用模式选择引脚加以选择。
·具有可选的串行EEPROM接口。
·本地总线时钟由外部提供,该时钟可和PCI时钟异步。
·具有8个32bit Mailbox寄存器和2个32位Doorbell寄存器。
·两种封装形式:176引脚的PQFP和225引脚的PBGA封装。其引脚信号分为4类:电源、地引脚;串行EEPROM接口引脚;PCI系统总线接口引脚;本地总线模式及处理器独立接口引脚。
PCI 9054内部有6种可编程的FIFO,其长度如表1所示,以实现零等待突发传输及本地总线和PCI总线之间的异步操作。
表1 PCI 9054内部FIFO
利用PCI 9054芯片构成的PCI适配器典型框图如图2所示。
2 PCI 9054外接FIFO的设计
PCI 9054内部有6种FIFO用于提高数据传输速率,解决本地总线和PCI总线之间的异步接收。但挂于PCI 9054本地总线的速率往往较慢,为了保证可靠性,往往需要扩充FIFO加以缓存。下面以IDT 72205FIFO为例,介绍用PCI 9054本地总线扩充FIFO的具体设计方法。
2.1 9054工作方式选择
PCI 9054可工作在M,C,J三种模式,其中C模式时序较为简单。本设计选择PCI 9054工作在C模式,总线周期采用“PCI目标读单周期”以及“PCI目标写单周期”。下面介绍部分引脚信号。
相关文章
- 2023-11-30气体质量流量与压力的测量和控制
- 2024-01-29超高速转镜扫描相机扫描速度的校准及应用方法
- 2024-04-11复合型光子筛及其在大口径成像中的应用
- 2024-02-01等精度传递理论在水流量标准装置中的应用
- 2022-06-02基于DSP平台的多音平行体制调制端的实现
请自觉遵守互联网相关的政策法规,严禁发布色情、暴力、反动的言论。