某型器件工作状态记录仪的设计
0 引言
随着科学技术的发展,无论在科学研究还是技术开发以及工程实践中越来越多的要求进行动态测量,对被测参数进行定量、深入的研究,探求动态过程中参数的变化规律[1] 。在某型器件设计到定型的过程中,测试环节便显得必不可少,有助于快速定位故障原因,发现设计中的缺陷与不足。数据曲线使测试结果的分析更为形象、直观。
1 设计与实现
采用 CPLD 器件 XCR3064XL 为数字主控器,控制与协调整个测试系统的运行。整个系统分为系统电源模块、A/D 模块、CPLD 主控模块、存储模块、接口模块 4 部分,如图 1 所示。
1.1 A/D转换模块
按照设计要求,4 个有效通道信号,4 个系统编码通道,共有 8 个采样通道,单通道信号采样频率为 50kHz。A/D采用分辨率为 12bit、最高采样率可达 1Mbps 的 AD7492可完全满足性能要求[2]。8 个通道的总采样频率为 400kHz,要求模拟开关的动作后的稳定时间参数必需远小于 2.5μs。通道模拟开关 MAX4634 断开和导通的稳定时间的典型值分别为 6ns 和 14ns,符合参数要求[3],因此选用两片 4 通道模拟开关 MAX4634 作为 1~8 通道的切换。
1.2 信号处理模块
4 个有效通道的输入信号规格为 :
① 基线为 5V,幅度 0 到 10V 的检波信号 ;
② 基线为 15V 的负脉冲信号 ;
③ 15V 直流信号 ;
④ 幅度为 ±150V 交流电压信号。
根据 A/D 和 CPLD 的输入参数限制[4],必须将以上的 4 路信号的幅值进行转换,使其成为 A/D 和 CPLD 可以接收的的有效信号。检波信号衰减为原来的 1/2,负脉冲信号衰减为原来的 1/4,直流信号衰减为原来的 1/4,交流电压信号衰减为原来的 1/60,并通过电容隔直。
1.3 主控模块
1.3.1 电源控制
整个系统的上电方式有两种 :有效信号中的 15V 直流信号的上升沿触发 ;读数接口中的 3.3V 上拉电阻提供的高电平信号。下电方式也同样有两种 :读数接口中的上拉 3.3V 高电平信号有效时,整个系统全部下电 ;记录完毕时,CPLD 给出内部电源管理信号,关闭模拟电路电源[5]
1.3.2 采集控制
系统上电后即进行初始化,当存储器初始化完成后就开始顺序记录。记录完毕后就等待外部计算机读数以及系统下电信号。控制逻辑如图 2 所示。
值得注意的是,在等待读数和擦除状态下时,必须先判断存储器中的数据有没有被读取过。如果没有读取过就不能擦除,这样就有效的防止了采集到数据的误删除,提高了数据的安全性。
相关文章
- 2024-02-08油类的自动计量
- 2022-12-26基于SPCE061A的汽车倒车防撞报警器设计与研究
- 2024-03-15风冷节能装置的应用探讨
- 2022-06-02MIC-2031-2FCAN转以太网虚拟总线网关在工业控制中的解决方案
- 2023-08-18一种现场γ射线能谱测量仪的研制
请自觉遵守互联网相关的政策法规,严禁发布色情、暴力、反动的言论。