基于CPLD的水中主动声探测仪计数检波器设计
从提高水中主动声探测仪检波器的工作性能角度出发,提出了一种能够克服传统二极管包络检波器缺点的计数检波器,通过在1ms时间内统计输入信号的脉冲个数,来区分干扰脉冲和回波信号,在Xilinx foundation series3.1软件平台上,采用VHDL(超高速硬件描述语言)和自顶向下的方法,完成了基于CPLD(可编程逻辑器件)的计数检波器设计,并进行了逻辑仿真和水下静态试验,结果表明,基于CPLD的计数检波器设计功能正确,具有一定的柔性和可升级性;起到检波和滤波的双重作用,提高了电路的抗干扰能力;并且通过在整形电路中增加限幅放大器,可以进一步提高计数检波器的性能。
一种高速冲击测试仪的研制
该文介绍了一种基于FPGA及多片A/D转换器的新式高速冲击测试仪,可实现时间-应力、时间-位移及位移-应力等曲线的记录,在解决冲击断裂性能方面具有较高的应用价值.
光电瞄准具中的视频分划生成技术
视频分划生成技术是测瞄合一的光电瞄准具的核心技术之一.视频分划设计除了有十字分划之外,还有圆分划和椭圆分划.在各种参数传感器或弹道计算机发生故障时仍可用圆分划和椭圆分划来完成对目标的搜索、瞄准,增强测瞄合一的光电瞄准具的可靠性及生命力.选用可编程CPLD器件作为核心控制器,用VHDL语言对其进行编程,可配合使用EPROM、同步分离器、视频叠加器、电子开关等.整个设计使用的芯片少,稳定性好,易于调试和功能扩展,具有实用价值.
基于VHDL三层电梯控制器的设计
用层次化的设计方法,通过硬件描述语言VHDL对电梯控制器各功能模块进行编程,并使用MAX+PLUSⅡ软件对该程序进行了编译、仿真,结果表明该电梯遵循方向优先的原则提供三个楼层多用户的载客服务并指示电梯的运行情况。
VHDL设计电路优化探讨
CPLD/FPGA设计越来越复杂,使用硬件描述语言设计可编程逻辑电路已经被广泛采用.在应用VHDL语言开发的过程中注意综合质量优化也显得日益重要.文中对应用VHDL时优化其综合质量给出了几点探讨.
基于CPLD的喷油泵实验台转速测量系统设计
提出了一种基于CPLD的转速测量系统设计方案。利用EDA技术,通过VHDL硬件描述语言完成了各模块的设计。通过实验验证了方案的可行性。