数字电子钟1Hz秒脉冲信号的设计
要设计数字钟,首先应选择一个能产生稳定的标准时间脉冲信号,而脉冲源产生的脉冲信号的频率较高,因此,需要进行分频,使高频脉冲信号变成适合于计时的低频脉冲信号,即"秒脉冲信号"(频率为1HZ)。
脉冲信号的数控延迟及在时间频率计量中的应用
采用两路可预置的计数/分频器,对同一频率源信号进行分频后可得到同频但不同相的峡谷种脉冲信号,两路信号相位差在0°-360°内步时可变,可作为时间频率计量中某些检定基础上的标准源。
管道噪声有源控制研究
提出了双初级传声器加分频器的单次有声源的噪声有源控制新系统,从理论上分析了该系统对管道噪声对有源控制的可能性。用该系统对单频声、多频声和某风井的宽频带噪声进行了消声试验,分别取得了25 ̄30dB,15.8dB和11.3dB的降噪量,试验证明了所提出的控制系统对管道噪声有源控制是可行和有效的。
光电式智能心率检测仪
介绍利用光电转换原理,将人体的脉博跳动信号转换成脉冲电压,利用分频器将该脉冲电压进行四分频,再利用单片机89C2051将分频后的脉冲时间间隔进行精确的测量,最后还原成每分钟脉搏跳动数,并显示出来。
数字电子钟的设计1
本系统由石英晶体振荡器、分频器、计数器、译码器、LED显示器和校时电路组成,采用了CMOS系列(双列直插式)中小规模集成芯片.总体方案设计由主体电路和扩展电路两大部分组成.其中主体电路完成数字钟的基本功能,扩展电路完成数字钟的扩展功能,进行了各单元设计,总体调试.
计数器的VHDL设计与实现
介绍了具有使能和清零作用的一位十六进制计数器的组成及其工作原理,论述了基于VHDL语言和FPGA芯片的数字系统的设计思想和实现过程,应用Maxq-PlusⅡ10.1工具软件和EDA实验箱实现了计数器的功能。通过对设计结果的系统仿真波形分析,验证了计数器设计的正确性。
-
共1页/6条