基于SOPC适用于不同规格LCOS的控制器设计
通过在现场可编程门阵列器件中构建软核处理器(NiosⅡ)来代替专用集成电路,并在NiosⅡ中嵌入C程序,根据给定的规模,自动实现了在不同规模下的各种设计参数的计算。实现了只需要输入系统参数,就能适用于不同规模LCOS控制器的设计,并且结合USB芯片和特定的程序流程,提高了LCOS控制器的适用性和可靠性,降低了器件的成本。
基于DPWM的高速高精度积分型模/数转换器
提出一种由单电源供电,基于数字脉宽调制(DPWM)原理实现、高速、高精度、积分型模/数转换器的方法。通过对按预置规律变化的脉宽调制信号实施低通滤波后与被测信号比较的方法,实现模/数转换,避免了高精度模/数转换器模拟电路设计的复杂性,并可达到较高的精度。该方法采用快速搜索算法后可进一步提高转换速度,且可方便地由单片机、DSP,FPGA等实现,还可为芯片集成提供有益的方法。
声纳脉冲侦察模块的硬件设计及实现
介绍了声纳脉冲侦察模块的测向测距原理、硬件设计及其实现。声纳脉冲侦察模块硬件电路以数字信号处理器为核心,通过可编程门阵列实现逻辑控制,再配以适当的片外存储器及其它外围电路,从而构成一个嵌入式系统。通过对设计需求的分析,提出了设计思路,给出了设计的具体方案。本模块已通过各项指标测试,工作稳定、性能优良。
基于FPGA的时统模块可靠性设计
文章从FPGA逻辑编程设计技术、EMC技术、高速电路PCB设计技术等几个方面介绍了时统接收处理模块的抗干扰设计及其实现方法,实现了同步脉冲的提取、对时功能、自守时、脉宽调制等功能,提高了同步精度和抗干扰性。解决了传统时统模块定时精度不高、设置固定只能满足单一需求等问题。
基于FPGA的彩色图像Bayer变换实现
利用飞速发展的FPGA技术,在图像采集前端实现Bayer插值变换。比较了常用的3种插值方法,选用计算复杂度较高但图像质量最佳的Optimal Recovery方法。采用Lattice的FPGA芯片LFECP2-M50,实现1 208×1 024图像,12 f/s,实时Bayer转换。给出了实时采集图像结果,显示了插值变换前的原始图像,计算了变换后图像的峰值信噪比PSNR。总结基于FPGA的彩色图像Bayer插值变换实现方法,利用FPGA技术,采用并行算法结构,实时实现了大尺寸图像Bayer转换。
-
共1页/5条