一种使用GPU加速地震叠前时间偏移的方法
应用GPU通用高性能编程技术实现一种加速地震叠前时间偏移的新方法。该技术是地震勘探处理的常规流程,其核心算法具有计算密集、数据独立性强、并行性高等特点。通过性能剖析获得其计算热点,通过CUDA技术对其进行并行化改造,并利用CUDA的流技术实现CPU到GPU的异步传输。通过集群环境下的性能测试,应用GPU并行化的PSTM程序可明显缩短运行时间。
CCD在老式仪表改造中的应用
许多老式仪表均靠人眼读数,因此,许多工厂装有老式仪表的设备需要安排专人读表。系统在老式仪表原来的基础上,运用图像处理的方法对仪表进行简单改造,节省成本,实现实时监控、自动检测自动报警等多项功能。
里氏硬度的不确定度与误差分析
对采用里氏硬度计进行测试的过程中。产生的不确定度与误差的原因进行了较为全面的分析,同时阐述了各类硬度测量值之间的关系。
高速列车排障器底部后端扰流对转向架区域流场与气动噪声特性的影响
针对高速列车一位转向架受到来流冲击产生较强气动噪声的特点,基于声类比方法,采用安装普通排障器和底部后端设置平行凹坑排障器的高速列车转向架区域简化模型和车头比例模型,计算分析平行凹坑对转向架区域流场和气动噪声特性的影响,并进行声学风洞测试,验证数值模拟气动噪声的降噪效果。结果表明在高速列车排障器底部后端设置凹坑,可抑制转向架区域流场剪切层的生长和发展,削弱转向架舱前缘流动分离并缓和尾流与舱内各部件的流动冲击作用,干扰转向架周围大尺度湍涡的形成和脱落,抑制排障器与转向架区域几何体表面压力脉动的形成,减少气动噪声的产生;声学风洞中列车模型排障器底部后端采用扰流措施后,转向架部位噪声源面积缩小,噪声幅值降低约1 dB(A),气动噪声得到有效控制。
基于单片机和FPGA的多功能计数器的设计
以89S52单片机和EP1C6Q240C8型FPGA为控制核心的多功能计数器,是由峰值检波、A/D转换、程控放大、比较整形、移相网络部分组成,可实现测量正弦信号的频率、周期和相位差的功能。多功能计数器采用等精度的测量方法,可实现频率为1Hz-10MHz、幅度为0.01~5Vrms的正弦信号的精确测频,以及频率为10Hz-100kHz、幅度为0.5~5Vrms的正弦信号精确测相。液晶显示器能够实时显示当前信号的频率、周期和相位差。该多功能计数器精度高,界面友好,实用性强。
基于单片机和FPGA的频率特性测试仪的设计
该系统基于扫频外差基本原理,以单片机和FPGA构成的最小系统为控制核心.可在任意指定频段内测量被测网络的幅频和相频特性并显示相应曲线。系统分DDS扫频信号源、被测网络、幅度和相位检测、控制模块及幅频、相频特性曲线显示等部分,在100Hz~100kHz范围内可自动步进测量被测网络的幅频特性和相频特性并自动设置频段范围,观察不同频段内网络的幅频特性和相频特性,并在示波器上同时显示幅频曲线和相频曲线。
-
共1页/6条