基于DSP和FPGA的机载高清实时视频编码器设计
机载视频图像种类多样,要求编码器具备很高的处理能力和灵活性。设计一种基于DSP和FPGA的编码器,通过对H.264/AVC算法进行适当修改,实现DSP和FPGA并行流水处理。FPGA作为DSP的协处理器,完成子像素运动估计和帧内模式预测功能,大大降低了DSP的计算负载。经测试,设计的编码器可以实现1路高清视频(HDTV1280×720,30帧/s)或者2路标清视频(SDTV720×576,25帧/s)的实时编码。同时,FPGA还可以完成遥测数据与视频码流的融合打包传输,简化了机上遥测系统的设计。
基于混合搜索的匹配跟踪位分配
提出了一种基于混合搜索的匹配跟踪位分配策略,该方法依据人眼高级视觉特性在编码过程中动态确定编码质量优先的区域,并以此作为依据调整原有原子搜索策略,使得原子函数分布集中在感兴趣区域附近,从而改善整个匹配跟踪视频编码器的图像恢复质量.实验结果表明,利用该法所获得的图像恢复质量基本符合人眼的主观判断,而且算法复杂度较低,具有较高实用价值.
一种基于最小均方差的3D自适应预测视频编码
研究了一种基于最小均方差(LMS)的自适应预测视频编码方法。这种视频编码方法灵活可调,相比传统的混合编码方法,由于减小了方块效应和平滑作用,因而可以改善视频编码的整体质量。实验结果证明,这种视频编码的方法可以显著改善视频质量,提高功率信噪比(PSNR),对于运动物体和背景之间的对比度较大以及照度变化较大的视频序列,改善的效果尤为明显。
H.264/AVC视频编码变换量化核的硬件设计
基于H.264/AVC视频编码标准,完成了编码模块中的4×4整数变换量化核的分析和硬件实现的优化设计.通过三种优化设计处理后,在硬件开销改变不大的情况下,使4×4整数变换量化核的最高工作频率相比优化前的30.7MHz提高了82%,达到55.8MHz,为H.264/AVC视频编码标准的硬件实现提供了参考.
基于ADSP-BF561的图像平移系统的设计与实现
基于ADSP—BF561的结构特点,提出了图像平移系统的设计与实现方案。该设计分为硬件和软件两部分。硬件设计上,以ADSP—BF561为核心,控制视频信号的采集、预处理和平移。其中,视频编解码分别采用ADV7171,ADV7181B芯片实现。软件设计上,分别使用基于描述子的数据传输方式、DMA和MDMA数据搬移方式,着重解决了图像平移时的实时性问题。试验结果证明了该设计的有效性。
-
共1页/5条