大容量多总线的信息记录仪设计
可通过系统的整体设计、主电路板及软件设计全面了解信息记录仪系统的设计方法。按照早期计算机硬件系统的设计思路,信息记录仪主要由控制、数据处理、存储及输入输出四大部分构成。基于国产处理器龙芯2F,采用SIL3124存储控制芯片实现了8TB数据的大容量存储,并利用FPGA完成了1553B总线数据的无过滤监听。系统具有大容量、长时间、多总线数据记录等特点,已成功运用于某武器系统平台中,并取得了良好的效果。
基于DSP的1553B总线通讯检测仪的设计
MIL-STD-1553B标准是一种时分制,命令/响应,集中控制式多路传输的半双工串行数据总线标准,是一种国际公认的总线标准,已经被世界性的采用在陆海空装备上。本设计结合1553B总线特点,采用了现代流行的FPGA(现场可编程器件)和DSP(数字信号处理)相结合的技术,提出了一种基于TI公司的DSPTMS320F206进行数字信号处理,采用可编程器件实现曼彻斯特码编、解码的方法,给出了各组成模块的软、硬件的具体设计。
基于μC/OS-Ⅱ的1553B和ARINC429总线实时协议转换系统的设计
设计了1553B和ARINC429总线实时协议转换系统。系统硬件部分采用“MCU+FPGA+外围芯片”进行构建;软件部分是将嵌入式实时内核μC/OS-Ⅱ移植到DSP控制器上从而构建一个低成本的通用嵌入式实时软件平台,基于此平台以C语言和汇编语言在DSP集成化软件开发环境CCS上加以实现。对协议转换系统进行了测试和联机验证,结果表明该系统完全符合设计要求。
-
共1页/3条