一种基于PWM的CMOS误差放大器的设计
为解决PWM控制器中输出电压与基准电压的误差放大问题,设计了一款高增益、宽带宽、静态电流小的新型误差放大器。通过在二级放大器中间增加一级缓冲电路,克服补偿电容的前馈效应,同时消除补偿电容引入的零点。在Cadence软件平台上,经过交流和瞬态仿真,电路0dB带宽达到55.5MHz,电压开环增益约67.2dB,相位裕度为83.0。上升建立时间和下降建立时间分别为6.7V/μs和5.7V/μs共模抑制比为49.17dB,电源抑制比为71.39dB。该误差放大器已经应用到了PWM芯片中,使得PWM最大、最小占空比可调,大幅提升了芯片系统的整体性能。
-
共1页/1条