一种DC-DC升压型开关电源的低压启动方案
设计了一种DC-DC升压型开关电源的低压启动电路,该电路采用两个在不同电源电压范围内工作频率较稳定的振荡器电路,利用电压检测模块进行合理的切换,解决了低输入电压下电路无法正常工作的问题,并在0.5μm CMOS工艺库(VthN=0.72 V,VthP=-0.97 V)下仿真。仿真结果表明,在0.8 V低输入电压时,通过此升压型开关电源,可以将VDD升高至3.3 V。
用于以太网物理层时钟同步PLL的VCO设计
研究了一种基于以太网物理层时钟同步的高带宽低噪声压控振荡器(VCO),该VCO采用交叉耦合的电流饥饿型环形振荡器,通过级联11级环路电路和改善其控制电压变换电路,优化了VCO的输出频率范围以及降低了输出时钟的相位噪声,完全满足以太网物理层芯片时钟电路的性能指标。基于TSMC3.3V0.25μmCMOS工艺的仿真结果表明,中心频率为250MHz时,压控增益为300MHz/V,其线性区覆盖范围是60~480MHz,在偏离中心频率600kHz处的相位噪声为-108dBc。
-
共1页/2条