碧波液压网 欢迎你,游客。 登录 注册

基于FPGA的带CRC校验的异步串口通信

作者: 田佳 王一平 来源:现代电子技术 日期: 2024-11-13 人气:2
基于FPGA的带CRC校验的异步串口通信
由于FPGA具有速度快,效率高,灵活稳定,集成度高等优点,所以为了提高串口通信的速度和效率,在串行通信中采用FPGA来实现串口通信是十分必要的。由于通信传输的不确定性以及干扰等原因,串行通信经常会出现异常情况。然而,在串行通信中添加CRC校验,可以提高通信的可靠性。采用VerilogHDL设计的一个带CRC校验的串口通信程序,对其下载到FPGA芯片中进行实验验证,得到的结论是用FPGA进行串口通信,可大大提高通信的速度和效率,且CRC校验确保了通信的准确性及卡可靠性。

基于FPGA芯片设计高精度陀螺脉冲计数器

作者: 檀珠峰 周伟 金志华 来源:仪器仪表学报 日期: 2024-04-09 人气:17
基于FPGA芯片设计高精度陀螺脉冲计数器
介绍了采用现场可编程门阵列(FPGA)芯片-XC4003E及Verilog硬件描述语言实现高精度陀螺脉冲计数器的软硬件设计过程,并讨论了该设计与采用其它标准IC芯片设计计数器的优越性.

VerilogHDL阻塞属性探究及其应用

作者: 郭宝增 汪祥春 来源:信息化纵横 日期: 2022-07-05 人气:6
VerilogHDL阻塞属性探究及其应用
阻塞赋值与非阻塞赋值语句作为verilogHDL语言的最大难点之一,一直困扰着FPGA设计者,而其中的错误又隐晦莫测,理解不透彻会直接导致运用不当,使设计工程达不到预期效果,而排错又相当麻烦。阻塞赋值与非阻塞赋值语句既血脉相连,又有本质的区别。透过原理和实际应用.从不同侧面对阻塞赋值与非阻塞赋值进行剖析,并阐述了阻塞赋值与非阻塞赋值的各自特点及其应用。

基于FPGA的通用异步收发器设计

作者: 林爱英 胡惠敏 贾树恒 来源:现代电子技术 日期: 2022-06-22 人气:2654
基于FPGA的通用异步收发器设计
采用Verilog HDL语言作为硬件功能的描述,运用模块化设计方法分别设计了通用异步收发器(UART)的发送模块、接收模块和波特率发生器,并结合现场可编程门阵列(FPGA)的特点,实现了一个可移植的UART模块。该设计不仅实现了串行异步通信的主要功能,而且电路简单,工作稳定、可靠,可以将其灵活地嵌入到各个通信系统中。

基于WISHBONE总线的FLASH闪存接口设计

作者: 徐杰阳 来源:今日电子 日期: 2022-06-16 人气:3804
基于WISHBONE总线的FLASH闪存接口设计
本文简要介绍了AMD公司Am29LV160D芯片的特点,并对WISHBoNE总线作了简单的介绍,详细说明了FLASH memory与WISHBoNE总线的硬件接口设计及部分Verilog HDL程序源代码.

基于FPGA的LCoS驱动和图像处理系统设计

作者: 李大鹏 杨济民 杨娟 李雯雯 厉严忠 来源:现代电子技术 日期: 2022-05-27 人气:10
基于FPGA的LCoS驱动和图像处理系统设计
针对分辨率为1024×768的LCoS屏编写了VerilogHDL驱动代码,在quartusⅡ9.1平台上综合编译,并在Aftera的FPGA芯片EP3C5E144C8上进行了功能验证和实际输出信号测量。采用异步FIFO结构解决了跨异步时钟域的数据传输问题。嵌入FFTIP核后,可进一步对图像进行基于FFT的变换处理,分析图像的频谱。为计算全息3D图像处理及显示提供了硬件平台。

基于FPGA的图像采集系统设计与实现

作者: 郭旻 来源:科技资讯 日期: 2022-05-24 人气:6
基于FPGA的图像采集系统设计与实现
图像采集是数字化图像处理的第一步,开发图像采集平台是视觉系统开发的基础.本课题提出了基于FPGA的图像采集系统整体实现方案.采用Verilog HDL语言编写程序,并用Modelsim等软件进行联合仿真,然后下载到DE2开发板实现图像采集功能.

基于FPGA的双口RAM实现及应用

作者: 秦鸿刚 刘京科 吴迪 来源:电子设计工程 日期: 2022-05-09 人气:12
基于FPGA的双口RAM实现及应用
为了在高速采集时不丢失数据,在数据采集系统和CPU之间设置一个数据暂存区。介绍双口RAM的存储原理及其在数字系统中的应用。采用FPGA技术构造双口RAM。实现高速信号采集系统中的海量数据存储和时钟匹配。功能仿真验证该设计的正确性,该设计能减小电路设计的复杂性,增强设计的灵活性和资源的可配置性能.降低设计成本。缩短开发周期。

基于FPGA的移位寄存器流水线结构FFT处理器设计与实现

作者: 郝小龙 韦高 刘娜 来源:现代电子技术 日期: 2022-05-09 人气:7
基于FPGA的移位寄存器流水线结构FFT处理器设计与实现
设计实现了基于FPGA的256点定点FFT处理器。处理器以基-2算法为基础,通过采用高效的两路输入移位寄存器流水线结构,有效提高了碟形运算单元的运算效率,减少了寄存器资源的使用,提高了最大工作频率,增大了数据吞吐量,并且使得处理器具有良好的可扩展性。详细描述了具体设计的算法结构和各个模块的实现。设计采用Verilog HDL作为硬件描述语言,采用QuartusⅡ设计仿真工具进行设计、综合和仿真,仿真结果表明,处理器工作频率为72 MHz,是一种高效的FFT处理器IP核。

基于FPGA的可复用通信接口设计

作者: 陈润 宋扬 黄世震 林伟 来源:微计算机信息 日期: 2022-05-05 人气:2
基于FPGA的可复用通信接口设计
集成电路设计越来越向系统级的方向发展,解决模块间的接口问题显得尤为重要。SPI串行总线是一种常用的标准接口,其使用简单方便而且占用系统资源少,应用相当广泛。本文将介绍一种新的通用的SPI总线的FPGA实现方法。
    共2页/11条