基于DDS的500MHz波谱仪锁场信号电路的设计
针对高分辨核磁共振波谱仪需要锁场信号锁定磁场的要求,提出采用DDS技术产生稳定、高分辨的锁场信号方案。方案利用FPGA为系统控制核心控制DDS电路,使DDS电路同时输出锁场前端信号和接收机本振前端信号;2个前端信号经过椭圆低通滤波器、功率放大和可变衰减之后,输出频率可变、性能稳定、被调制的锁场信号。实验证明在保证稳定性和高分辨的特性下,采用该方案的波谱仪能够简化系统结构,并对将来研制800 MHz波谱仪有指导意义。
核磁共振波谱仪锁场数字接收机的设计与实现
针对传统的高分辨核磁共振波谱仪锁场接收机具有系统结构复杂、信号处理难度高等不足,提出采用数字化技术设计锁场接收机的方案。方案采用FPGA为系统控制单元,通过数字中频子系统对经过变频处理的锁场信号进行处理,获得2路正交的数字锁场误差信号;经过D/A变换和信号调理电路,接收机输出相对精度达0.01%的模拟信号到锁场补偿线圈,用于补偿静磁场的漂移。实验证明:采用该方案的核磁共振波谱仪能够简化系统结构,提高系统性能,并对将来研制800 MHz核磁共振波谱仪有指导意义。
-
共1页/2条