数字科氏质量流量计闭环系统及信号解算
在科氏质量流量计测量系统设计中,提出一种数字式信号处理、解算的全新设计思路.采用高速并行模拟数字转换电路(A/D)将传感器输出的信号完整采样,借助数字信号处理芯片(DSP, Digital Signal Processor)强大运算能力对信号进行深入的分析与处理;利用信号处理方法对信号进行实时滤波处理并精确计算两路信号的相位差,进而解算出流体的质量流量和密度,辅以单片机和现场可编程器件(FPGA, Field Programmable Gate Array)实现系统的控制、显示与通讯;提出谐振电路的数字式闭环设计新思想,利用数字电路及其信号处理方法实现传统的闭环增益控制(AGC, Auto Gain Control).实验结果表明:该系统有效提高了测量系统的零点稳定性和测量精度.
基于FPGA的科氏质量流量计数字闭环系统设计
设计一种科氏质量流量计(Coriolismassflowmeter,CMF)数字闭环系统,实现CMF稳定闭环工作条件。采用高速数字电路以及现代信号处理技术取代了传统的模拟正反馈系统来实现CMF闭环控制,使CMF测量管稳定维持在简谐振荡状态。利用模拟数字转换电路(A/D)将传感器输出的信号完整采样,借助现场可编程器件(FPGA,FieldProgrammableGateArray)对信号进行分析与处理,根据信号特性进行相应的数字滤波、幅值解算,实现CMF闭环系统的幅值增益和相位的精确控制。实验结果表明:该数字闭环系统具有动态特性好、稳定性好等优点。
-
共1页/2条