核磁共振波谱仪锁场数字接收机的设计与实现
针对传统的高分辨核磁共振波谱仪锁场接收机具有系统结构复杂、信号处理难度高等不足,提出采用数字化技术设计锁场接收机的方案。方案采用FPGA为系统控制单元,通过数字中频子系统对经过变频处理的锁场信号进行处理,获得2路正交的数字锁场误差信号;经过D/A变换和信号调理电路,接收机输出相对精度达0.01%的模拟信号到锁场补偿线圈,用于补偿静磁场的漂移。实验证明:采用该方案的核磁共振波谱仪能够简化系统结构,提高系统性能,并对将来研制800 MHz核磁共振波谱仪有指导意义。
基于FPGA的宽带数字信道化接收机的设计
提出一种基于多相滤波器组的宽带数字信道化接收机的实现结构和设计方法,该方法可以满足侦察接收机宽频段覆盖、高灵敏度、高截获概率和实时处理能力,较好地解决高速A/D芯片与低速信号处理器之间的矛盾。用基于CORDIC算法和一阶相位差分算法进行瞬时测频。对系统中的每个功能模块进行了基于FPGA的设计与实现,从signahab中验证了该方法的正确性。
基于FPGA的大动态数控AGC系统设计
自动增益控制(AGC)是接收机的重要问题,传统模拟实现精度不高、灵活性差、调试复杂。介绍了一种大动态数控AGC实现方法,直接累加均方值估算信号功率,经对数运算后与参考值比较,得到对应需放大或缩小的功率值,通过查表再反馈控制前端,全过程由程序控制实现,执行元件为DVGA芯片AD8370。仿真及实测结果表明,该方法对信号功率变化响应迅速、控制精度较高,且适合FPGA实现,动态范围可达70dB。
-
共1页/3条