基于ARM946E处理器的MP3解码优化设计
对于消费类电子产品来说,在不增加硬件成本的情况下实现MP3软解码具有较大的现实意义。为了额外增加产品的MP3功能,在分析MPEGIAudio LayEr3解码算法的基础上,提出基于ARM946E处理器的MP3解码优化设计方法,其主要包括解码算法和代码实现2方面,并根据ARM946E处理器支持DSP扩展指令的特点进行代码优化,通过在硬件平台上的运行验证了软件优化的正确性,并取得了比较好的实时解码效果。
基于FPGA高速并行采样技术的研究
介绍一种基于四通道ADC的高速交错采样设计方法以及在FPGA平台上的实现。着重阐述四通道高速采样时钟的设计与实现、高速数据的同步接收以及采样数据的校正算法。实验及仿真结果表明,同步数据采集的结构设计和预处理算法,能良好抑制并行ADC输出信号因相位偏移、时钟抖动等造成的失配误差。
-
共1页/2条