超声波流量计的FPGA测试与仿真
在SOPC(System On Programmable Chip)技术的基础上,针对交叉声路时差法流量计,设计了一款基于FPGA技术的电路系统。描述了所设计的电路系统的组成,给出了IP模块ModelSim仿真测试波形。
基于SoPC的通用在线调试器设计
针对目前嵌入式在线调试器在跨平台的通用性方面存在的不足,以及调试器对特定嵌入式操作系统依赖性过强的现象,提出一种基于SOPC技术的通用嵌入式调试器的设计方案,阐述了总体架构及设计原理,最后给出阶段性的仿真测试结果。
基于FPGA的数字脉冲压缩系统实现
针对采用线性调频信号的宽带雷达系统,完成单通道高速数据采集和数字脉冲压缩系统的工程实现。系统使用ADS5500完成14位6、0 MSPS的数据采集,使用FPGA实现1 024点的数字脉冲压缩。脉冲压缩模块采用快速傅里叶变换IP核进行设计,可以在脉冲压缩的不同阶段对其进行复用,分别完成FFT和IFFT运算,从而使硬件规模大大减少。系统采用块浮点数据格式以提高动态范围,同时减小截断(或舍入)误差对输出信噪比的影响。
-
共1页/3条