基于DSP Builder数字信号处理器的FPGA设计
针对使用硬件描述语言进行设计存在的问题.提出一种基于FPGA并采用DSPBuilder作为设计工具的数字信号处理器设计方法。并按照Matlab/Simulink/DSPBuilder/QuartusⅡ设计流程,设计了一个12阶FIR低通数字滤波器,通过Quartus时序仿真及嵌入式逻辑分析仪SignalTapⅡ硬件测试对设计进行了验证。结果表明。所设计的FIR滤波器功能正确,性能良好。
-
共1页/1条