基于SST串行闪存小体积的数据采集系统的设计与实现
针对现在某些环境中要求采集系统小体积的情况,提出了一种基于串行闪存数字采集系统的设计及其具体的实现方法,根据系统的设计要求,用CPLD控制A/D,并把A/D的并行数据转化成串行数据存储到闪存中,最后通过计算机和VisualBasic语言编写的软件将闪存中的数据读取到计算机中,同时将闪存中的数据擦除,以便进行下一次存储等。经测试,该系统的最高采样频率为250 kHz/S,能够很好地完成一般低频信号的采集工作。
-
共1页/1条