碧波液压网 欢迎你,游客。
登录
注册
菜单
门户
文章
液压传动
气压传动
机械工程
测量与控制
期刊
介质与基础理论
液压件与机具
工业液压传动
液压控制技术
水压与液力传动
车辆与工程机械
气动与密封
故障诊断与检测
现代设计方法
机械工程
科学技术
教程
手册
液压设计手册
机械设计手册
机械设计计算手册
表面工程技术手册
新版机器人技术手册
其它
论坛
登录
注册
门户
>
作者文章列表
> 余子全
PLD与AVR总线通信接口VHDL设计与实现
作者:
秦长江
余子全
李玉泉
曹奇英
来源:
微计算机信息
日期: 2022-11-26
人气:3
可编程逻辑器件(PLD)在嵌入式系统中的应用越来越广泛。文中针对PLD与高速嵌入式单片机AVR间的通信,设计了一种采用读写方式的总线接口模块,用硬件编成语言VHDL在Ahera公司的MaxⅡ系列器件EPM570中实现,通过仿真验证其能够完全满足通信功能;并简要介绍了PLD开发的流程。
关键词:
可编成逻辑器件
AVR
VHDL
总线
点击阅读
共1页/1条