数字磁通门传感器的自动相位对准
三轴数字磁通门传感器信号处理电路的延时(相位延迟)及各轴延时不一致,影响数字滤波器的输出性能。提出了基于加权最小二乘法的互功率谱相位法计算延时的方法,针对该数字滤波器的特性,选择传感器的不同谐波信号对比分析相位延迟计算的精度,并设计了传感器的自动相位对准方法。实验结果表明:该计算方法精确有效,自动相位对准使滤波器输出性能提高25.89%。
基于FPGA的数字磁通门传感器系统设计和实现
针对传统磁通门信号处理电路中模拟元件的缺点,设计一种基于现场可编程门阵列(FPGA)的数字磁通门系统。整个系统采用闭环结构,由激励产生模块、信号处理模块和负反馈模块组成。外围模拟电路用高速D/A、A/D芯片取代,有利于系统温度稳定性的提到。FPGA内的数字逻辑实现了磁通门信号解算、激励正弦信号发生、D/A、A/D输入/输出串并转换的功能,首先用硬件描述语言(HDL)设计并仿真,然后下载、配置到FPGA中,调试完成后进行实验,通过实时处理双铁芯磁通门传感器探头输出信号对系统进行测试。实验结果证实了系统功能的正确性。闭环结构的采用提高了系统信号梯度线性度,与模拟系统相比,基于数字逻辑的设计温度性能更稳定,更易于小型化,可移植性更强。
-
共1页/2条