碧波液压网 欢迎你,游客。
登录
注册
菜单
门户
文章
液压传动
气压传动
机械工程
测量与控制
期刊
介质与基础理论
液压件与机具
工业液压传动
液压控制技术
水压与液力传动
车辆与工程机械
气动与密封
故障诊断与检测
现代设计方法
机械工程
教程
手册
液压设计手册
机械设计手册
机械设计计算手册
表面工程技术手册
新版机器人技术手册
其它
论坛
登录
注册
门户
>
关键词文章列表
> DPLL
基于FPGA的DDS+DPLL跳频信号源设计
作者:
杨红
李海
隆行
来源:
现代电子技术
日期: 2022-06-22
人气:2930
针对跳频通信系统有固有噪声的特点,结合DDS+DPLL高分辨率、高频率捷变速度的优点,并采用Altera公司的Quartus-Ⅱ_10.1软件进行设计综合,提出了一种新型的跳频信号源。结果表明,该设计中DPLL时钟可达到120MHz,性能较高,而仅使用了30个LUT和18个触发器,占用资源很少。
关键词:
数字鉴相器
滤波器
数控振荡器
DPLL
点击阅读
共1页/1条