1.2V高线性度低噪声折叠混频器设计
设计一种工作在1.2 V低电源电压下的折叠混频器。混频器电路采用折叠结构和电流复用技术,降低电源电压,减小直流功耗,降低噪声、提高增益和线性度。跨导级采用交流耦合互补跨导进一步降低电源电压。混频器设计基于SMIC0.18μm标准CMOS工艺。仿真结果表明:输入射频频率和输出中频频率为2.5 GHz和100 MHz时,IIP3为3.857 dBm,NF为5.257 dB,转换增益为9.787 dB,功耗为5.22 mW。
-
共1页/1条